htw saar
Zurück zur Hauptseite

Version des Moduls auswählen:

flag

Integrationsgerechte Schaltungstechniken II

Modulbezeichnung: Integrationsgerechte Schaltungstechniken II
Modulbezeichnung (engl.): Application-Specific Integrated Circuits
Studiengang: Elektrotechnik, Bachelor, ASPO 01.10.2005
Code: E616
SWS/Lehrform: 1V+1U (2 Semesterwochenstunden)
ECTS-Punkte: 2
Studiensemester: 6
Pflichtfach: ja
Arbeitssprache:
Deutsch
Prüfungsart:
Klausur
Zuordnung zum Curriculum:
E616 Elektrotechnik, Bachelor, ASPO 01.10.2005, 6. Semester, Pflichtfach
Arbeitsaufwand:
Die Präsenzzeit dieses Moduls umfasst bei 15 Semesterwochen 30 Veranstaltungsstunden (= 22.5 Zeitstunden). Der Gesamtumfang des Moduls beträgt bei 2 Creditpoints 60 Stunden (30 Std/ECTS). Daher stehen für die Vor- und Nachbereitung der Veranstaltung zusammen mit der Prüfungsvorbereitung 37.5 Stunden zur Verfügung.
Empfohlene Voraussetzungen (Module):
E521 Integrationsgerechte Schaltungstechniken I


[letzte Änderung 12.03.2010]
Als Vorkenntnis empfohlen für Module:
Modulverantwortung:
Prof. Dr. Albrecht Kunz
Dozent:
Prof. Dr. Albrecht Kunz


[letzte Änderung 12.03.2010]
Lernziele:
Die Studenten erlangen ein breit angelegtes Wissen über die aktuellen verwendeten mikroelektronischen Produktionsverfahren. Dieses Wissen soll es ihnen ermöglichen, die Grenzen und Möglichkeiten von integrierten Halbleiterbauelementen und den dazugehörigen Schaltkreisfamilien einschätzen zu können.
Die Studenten verfügen über detailliertes Wissen über die gebräuchlichen Schaltkreisfamilien. Sie können die Unterschiede zwischen den unterschiedlichen Schaltkreisfamilien verstehen und unter Zuhilfenahme von numerisch erzeugten Simulationsergebnissen hinsichtlich möglicher Anwendungsmöglichkeiten bewerten.
Die Studenten sind im späteren Berufleben befähigt, bei gegebenem Anforderungsprofil die Auswahl geeigneter Bauelemente für künftige Entwicklungs- und Forschungsaktivitäten vorzunehmen.

[letzte Änderung 14.12.2009]
Inhalt:
1.Halbleiter-Schaltkreisfamilien:
  1.1.TTL-Technologie
  1.2.CMOS-Technik,
  1.3.Dynamische CMOS Logik,
  1.4.BICMOS-Technologie,
  1.5.GaAs-MESFET-Logik Familie.

[letzte Änderung 14.12.2009]
Lehrmethoden/Medien:
Folien, PC, Beamer

[letzte Änderung 14.12.2009]
Literatur:
Baker, R. Jacob: CMOS Circuit Design, Layout, and Simulation, IEEE Press Series on Microelectronic Systems,
Uyemura, John P.: CMOS Logic Circuit Design, Kluwer Academic Publishers,
DeMassa, Thomas A.: Digital Integrated Circuits, John Wiley & Sons,
Hilleringmann, U.: Silizium Halbleitertechnologie, Teubner-Verlag,
Wupper, H.: Elektronische Schaltungen, Band 1 und 2, Springer-Verlag,
Rein, H. – M.: Integrierte Bipolarschaltungen, Springer-Verlag,
Post, H. – U.: Entwurf und Technologie hochintegrierter Schaltungen, Teubner-Verlag,
Paul, Reinhold: Einführung in die Mikroelektronik, Hüthig-Verlag,
Hoppe, Bernhard: Mikroelektronik, Band 1 und 2, Vogel-Verlag.

[letzte Änderung 14.12.2009]
[Fri May 29 09:06:02 CEST 2020, CKEY=eais, BKEY=e, CID=E616, LANGUAGE=de, DATE=29.05.2020]